
在工業和通訊領域中,上拉電阻在電路系統中常常會具有中斷GPIO控制、I2C等信號方面,對于系統穩定性和輸出電平的穩定具有無可替代的作用。今天就讓我們以手機I2C設計為案例,深入探尋上拉電阻在該系統中的作用,以及I2C上拉電阻最大值都是由哪些因素來決定的。
I2C總線的設計一般都會采用OC或者OD門,如果內部的芯片中沒有設置上拉電阻,那么就必須要在外部接一個上拉來保證高電平的輸出,從而增加這一系統的穩定性。一般情況下I/O端驅動能力會保持在2mA-4mA左右的量級范圍內,而OC或者OD門的導通電壓一般為0.4V左右,手機中加在上拉電阻上的電壓一般都是2.8V。在該設定下,I2C上拉電阻的最小值不能低于800R。當電壓為5V時,上拉最小值不能低于1.5K。在這種情況下想要中斷和GPIO信號本身,是不需要增加多余的驅動設備的,只需要保持一個高電平就可以了。此時,上拉電阻可以選取大一點的阻值以減小功耗,但須注意一個問題,那就是這個阻值不能太大,經驗值一般在4.7-100K之間,否則會和PCB走線,器件等負載電容影響信號上升時間。
由于目前大多數的I2C接口都采用了OD機制,所以工程師在實際操作的過程中,需要另外加一個上拉電阻才能維持輸出高電平,上拉電阻的最小值須符合之前所提到的要求。
那么,I2C上拉電阻最大值都與哪些因素有關呢?
通常情況下,I2C總線的傳輸速率分為標準模式和快速模式(在快速模式的情況下,I2C總線傳輸速率為400Kbit/s),總線負載的最大容限分別是400pF和200pF。根據I2C總線協議的要求,I2C上拉電阻最大值是被總線電容所限制。下圖是上拉電阻的取值數據圖,圖中的Rs指的是I2C設備串聯在I2C總線上的電阻,它可以有效的防止SDA和SCL高電壓毛刺波產生。
由上圖的曲線走勢可以看出,上拉電阻的最小值由上拉電源決定,最大值由總線電容決定。
總結
通過對I2C上拉電阻的實例分析,我們可以看出,上拉電阻在I2C總線中可以起到維持輸出電平穩定、保護芯片的作用。而上拉電阻的最大阻值則是由總線的電容所決定的,工程師在進行上拉選取時,需要依據總線電容和上拉電源的電壓來判斷。
聲明:本內容為作者獨立觀點,不代表電源網。本網站原創內容,如需轉載,請注明出處;本網站轉載的內容(文章、圖片、視頻)等資料版權歸原作者所有。如我們采用了您不宜公開的文章或圖片,未能及時和您確認,避免給雙方造成不必要的經濟損失,請電郵聯系我們,以便迅速采取適當處理措施;歡迎投稿,郵箱∶editor@netbroad.com。
微信關注 | ||
![]() |
技術專題 | 更多>> | |
![]() |
技術專題之EMC |
![]() |
技術專題之PCB |