
EMI電磁干擾一直是一個讓設計者們困惑不已的問題。大部分電路設計終究都會需要考慮電磁干擾的問題,而電磁干擾是否合格將關系到產品能夠最終上市。因此設計者們都希望在設計制造過程中就能最大程度上的降低EMI,本文就將對如何通過抑制EMI來降低電源的干擾來進行講解。
EMI抑制
用于降低來自開關模式電源轉換器設計的輻射EMI之替代方法而面臨著其他的難題。一種傳統方法是在電源解決方案周圍增設EMI屏蔽,其將在金屬外殼內包含一個EMI場。然而,EMI屏蔽會增加設計復雜性、尺寸和成本。在開關節點上(VSW)布設一個RC減振器電路可幫助減小電壓尖峰和后續的振鈴??墒窃鲈O一個減振器電路將降低工作效率,從而增加功率耗散,導致環境溫度和PCB溫度升高。
最后一種對策是采取優良的PCB布局方案,包括使用局部低ESR陶瓷去耦電容器,并為所有的大電流通路采用簡短的PCB走線間隔,以最大限度地抑制寄生效應,不過代價是增加了工程設計時間并延緩了產品的上市進程。總的說來,為了同時滿足尺寸、效率、熱耗散和EMI規格要求,工程師必需具備豐富的電源設計經驗并做出艱難的權衡取舍,特別是在高輸入電壓、高輸出功率應用中(原因如上所述)。為了評估折衷策略和設計一款符合EMI標準并滿足所有系統要求的電源轉換器,電路設計人員常常需要花費大量的時間和精力。
通過以上的介紹可以看到,如果想要達到完美的EMI抑制效果,需要工程師擁有非常全面的電源知識,并且能夠為了達到抑制電磁干擾的目的而權衡利弊犧牲掉一些其他的性能,即便最終順利完成也需要耗費設計者大量的時間和精力。
聲明:本內容為作者獨立觀點,不代表電源網。本網站原創內容,如需轉載,請注明出處;本網站轉載的內容(文章、圖片、視頻)等資料版權歸原作者所有。如我們采用了您不宜公開的文章或圖片,未能及時和您確認,避免給雙方造成不必要的經濟損失,請電郵聯系我們,以便迅速采取適當處理措施;歡迎投稿,郵箱∶editor@netbroad.com。
微信關注 | ||
![]() |
技術專題 | 更多>> | |
![]() |
技術專題之EMC |
![]() |
技術專題之PCB |