想做下并聯(lián)運(yùn)行,發(fā)現(xiàn)功率輸出能差有一半,所以想加均流。自己手畫了電路,如下。方法是仿照最大電流自動(dòng)均流法的原理的,也是自己用二極管做緩沖器什么的。
芯片用的LM324,根據(jù)電路圖做了實(shí)物,用的7805供電
實(shí)物在單個(gè)模塊上用的時(shí)候效果還湊合,采樣電流用的1毆的大電阻,因?yàn)檩敵鲭妷焊?,電流小,但是采樣信?hào)中有小的周期性雜波,通過加濾波電容效果還可以接受。
問題是之后把兩個(gè)并一塊了,這下干擾就嚴(yán)重了,采樣信號(hào)干擾較大,母線電壓幾乎不能看,波動(dòng)1V左右,后來在母線那加了220U的電容,效果幾乎沒有,第一次做均流,信號(hào)濾波抗干擾這方面不是很懂,這樣的情況該怎優(yōu)化?或者有什么別的更好的電流采樣方法,或均流方法?